控制技術管理論文范文

時間:2023-04-08 16:32:05

導語:如何才能寫好一篇控制技術管理論文,這就需要搜集整理更多的資料和文獻,歡迎閱讀由公務員之家整理的十篇范文,供你借鑒。

控制技術管理論文

篇1

依據國家電網公司關于電能損耗的規定,通過以下幾點實現技術管理方案的構建:

(1)設計臺區數據格式。

針對低壓臺區數據格式設計還不完善的地方以及與之相關的工作,進行強化升級和健全。

(2)增加抄表頻率。

主要是通過增加抄表頻率,得到多組不同期段的數據,作為數據評估的支撐。

(3)收集數據。

包括用電信息、稽查信息、線損信息、客戶信息等等,系統在收集到這些信息之后,定期自動生成線損匯總報告。用戶用電信息的收集主要靠低壓負荷測錄儀在用戶端進行。

(4)進行數據評估。

通過對線損數據的分析評估,詳細掌控線損狀況,并形成月度線損評估報告,指導企業工作改進方向。

2技術管理方案實施的對象區分

順德區是佛山市的一個重要工商業區,區內人口總數多,用電情況復雜,既有農業用電,也有居民、商業、工業用電,存在著高低壓用電混雜等諸多情況。在構建低壓臺區技術管理方案時,要對方案實施的對象進行劃分,以居民臺區為主,原因是居民數量極為龐大,涉及的面不僅大而且復雜;其次是商業臺區,商業臺區中的用電商戶雖然不是很多,但卻是用電大戶,是抄表及線損控制的重要對象;還有一類是配套臺區。除了各個獨立的用電臺區外,還有一些特殊的用電臺區,里面混雜了居民與商業兩種用電形式,或是商業臺區與配套臺區混合區。分清技術管理方案的實施對象,能夠為方案實施提供可靠的數據基礎保障。

3技術管理方案實施的步驟

(1)選取試點。

以供電局所轄范圍內的典型低壓臺區作為試點區。之所以選擇典型低壓臺區作為方案實施的試點,主要是為了論證方案實施后低壓臺區線損數據、抄表數據等是否符合預定目標。典型低壓臺區應該是包括居民、商業、配套三種臺區以及這三種臺區的混合區在內的臺區。如果選擇單一的居民臺區作為試點,由于其臺區性質與商業臺區有很大區別,因此不能作為方案成果的有效論證。

(2)統一數據管理與分析。

對試點臺區進行統一的數據管理,通過收集到的電能表數據、抄表員反饋的反竊電信息等,結合統計學知識,對所有數據進行電腦統計分析。

(3)建立分析報表模型。

根據電腦對實際數據的處理結果及理論計算結果,形成有研究意義的分析報表模型,指導供電企業了解當前的線損狀況。同時依據該模型,從反竊電、抄表等技術管理角度出發,針對當前存在的線損異常狀況提出合理的治理措施。

(4)制定技術管理辦法。

根據各試點的工作狀況以及線損分析報表模型,研究并制定抄表的各項管理流程、辦法,并根據實際工作情況合理配置人力資源,做好對各個臺區的線損控制管理工作。

4更好地實施技術管理方案的措施

4.1強化培訓和技能考核

供電企業應該在抄表和線損控制技術管理方面對員工多加培訓,培訓方式可以是上課、考試、專題會、技術討論會等,如技術討論會的開展,以某個線損情況作為案例,在會議上由各個班組成員針對問題,探討、總結處理方法,并匯總成會議紀要。除了各種培訓之外,還要對企業員工進行各類有關抄表、線損知識的考核,對于不能掌握技術、知識要領的員工,要嚴格要求其必須參加相關培訓,并在完成考核之后才能上崗。

4.2構建完善的管理責任體系

通過管理責任分層落實制度,對企業的各個領導管理層進行責任的落實,從領導層到基層員工,實現不同層級直接面對上一級管理和考核的目標,并據此構架出線損管理機構組織圖,通過該組織構架圖,清晰地明確各自的責任、任務以及具體的工作內容。

4.3完善制度保障

可以通過出臺線損管理辦法、考核辦法、業擴工程管理辦法等,明確抄表、計量、檢測、稽查等幾個項目上的線損職責。如線路更換,企業制定了明確的信息變更時的信息傳遞流程,就能確保臺區的客戶數據與客戶實際情況、現場實際情況一致。

4.4加強業擴報裝的流程管理

(1)服務窗口嚴把審核第一關,嚴格審核客戶業擴報裝的上報材料,對于材料不齊全的要做退回處理,并指導其完成材料的收集。

圖紙設計完成之后,由供電窗口進行設計圖的相關資料的檢查,不齊全的做退回處理;相關資料齊全的,則由窗口遞交到審圖處。

(2)圖紙審核。

具體審圖在規定時間內完成。審圖主要是由審圖技術員來完成,按照相關的國家、行業規定對圖紙的設計進行審核。不符合相關規定的,予以退回,并給出修訂意見;對于通過審核的,該業擴單將繼續流程。

(3)工程施工。

所選的施工單位必須符合施工資質要求,同時,必須按照施工設計圖進行施工。

(4)中間報驗及隱蔽工程報驗。

施工中如果存在隱蔽工程,需要告知供電部門進行中間查驗。營業窗口在受理客戶中間查驗時,要認真檢查客戶中間查驗的相關資料是否齊全,有隱蔽工程存在的,需要上報;另外,營業窗口要對隱蔽工程相關資料進行查驗,主要查驗其上報材料是否符合規定,不符合規定的要做退回處理,并嚴禁施工;如果齊全,營業窗口將中間查驗相關資料通過系統送到審圖技術人員處。審圖技術人員依據工程性質和工程要求進行現場查驗,并記錄有關查驗結果。查驗合格的,該業擴單繼續流程;不合格的,用電戶將整改到查驗合格為止,才能繼續下一業擴流程。

(5)竣工報驗營業窗口受理客戶的相關竣工資料,并檢查是否齊全。

如果資料符合要求,營業窗口工作人員會將用電戶竣工報驗資料傳送給驗收工作人員進行驗收。

(6)竣工驗收。

驗收工作人員根據用電戶的工程竣工報告,打印出工程驗收意見書,并到現場進行驗收,記錄相關驗收數據,確定工程是否合格。

(7)資料歸檔。

竣工驗收合格,供電局才能進行合同的簽訂,不合格的,要監督其至完善方可。竣工驗收之后是安裝接表流程,最后就是資料歸檔。

5結語

篇2

關鍵詞:在系統可編程雙口RAM多軸運動控制卡

當今,數控系統正在朝著高速度、高精度以及開放化、智能化、網絡化的方向發展,而高速度、高精度是通過控制執行部件(包括運行控制卡及伺服系統)來保證的。以往的運動控制卡主是基于單片機和分立數字電路制作的,用以實現位置控制、光柵信號處理等功能。由于器件本身執行速度慢、體積大、集成度低,并且結構固定,電路制作完成以后,無法改變其功能和結構。采用在系統可編程技術,應用ispLSI器件開發的PC——DSP多軸運動控制卡,能夠完全解決上述問題,適應數控系統發展的需要。

1ISP器件及其優點

ISP(In-SystemProgrammability)器件,是美國Lattice半導體公司于20世紀90年代初開發出的一種新型高密高速的現場可編程數字電路器件,具有在系統可編程能力和邊界掃描測試能力,非常適合在計算機、通信、DSP系統以及遙測系統中使用。

在系統可編程技術與傳統邏輯電路設計比較,其優點在于:(1)實現了在系統編程的調試,縮短了產品上市時間,降低了生產成本。(2)無需使用專門的器件編程設置,已編程器件無須倉庫保管,避免了復雜的制造流程,降低了現場升級成本。(3)使用ISP器件,不僅能夠在可重構器件的基礎上設計開發自己的系統,還可以在不改變輸入、輸出管腳的條件下,隨時修改原有的數字系統結構,真正實現了硬件電路的“軟件化”,將器件編程和調試集中到生產最終電路板的測試階段,使系統調試數字系統硬件現場升級變得容易而且便宜[1]。

2在系統可編程技術應用

2.1系統描述

本所自主開發的多軸運動控制卡采用的是主-從式PC-DSP系統。PC機的主要任務是提供良好的人機交互環境;而DSP(數字信號處理器)則作為系統執行者,以高速度進行算法實現、位置調節和速度調節,然后經過16位的D/A將數據送給伺服控制單元。系統不但可以進行高速度高精度控制,同時也是一個DSP伺服系統的開發平臺。

PC運動控制卡采用美國德州公司DSP芯片TMS320F206作為系統的核心,運動控制卡由ISP模塊、DSP-PC通信雙口RAM模塊、光柵信號輸入模塊、數/模轉換電路模塊四部分組成(見圖1)。其中,ISP模塊中包括了可變地址的譯碼電路、輸入輸出緩沖/鎖存器電路、11位的自動加計數器電路、雙端口RAM的控制電路以及PC機和DSP測驗握手電路。本系統使用Lattice公司的ispLSI系列CPLD(復雜可編程邏輯器件)來實現這一部分數字電路和邏輯控制電路,如圖2所示。

2.2雙端口RAM訪問控制的實現

對于本系統來說,PC機要發送控制指令和進行大量數據計算,數據交換應盡可能占用較少的機時和內存空間;此外,PC機的系統總線與DSP之間還要進行大量可靠的數據傳輸,它們均過多地占用CPU時間,導致CPU效降率低。使用雙端口RAM,交換信息雙方CPU將其當作自己存儲器的一部分,可保證高速可靠的數據通信。我們選用2K×8bit的IDT7132,完全能夠滿足本系統中數據交換的要求。對雙端口RAM訪問,一般有三種方式,即映射內存方式、DMA方式和擴展I/O方式。映射內存方式訪問雙端口RAM,不需要周轉,訪問速度快。實模式及保護模式下,能對確定內存空間進行訪問,實現對RAM任意存儲單元讀寫;但在32位的Windows98和WindowsNT操作系統下,不支持對確定內存空間的訪問,要訪問雙端口RAM必須編寫復雜的硬件驅動程序,難度很大。DMA方式訪問端口RAM,傳送數據的速度靈活、擴展I/O方式訪問雙端口RAM,可以按實現要求分配I/O端口,實現對雙端口RAM所有存儲單元讀寫,這種方式軟、硬件設計都很簡單。所以,擴展I/O方式訪問雙端口RAM是最佳方案。

從技術上來說,PCI總線是最先進的,不僅速度快,而且支持即插即用等特性,但控制卡上雙端口RAM芯片是8們的IDT7132,而PCI總線是32位。為了簡化設計,對PC機一方,采用了16位ISA總線,通過擴展I/O方式訪問雙端口RAM。實際占用了兩個I/O端口地址,一個作為計數器預置端口地址,一個作為雙端口RAM讀/寫端口地址。PC機在讀/寫存儲器之前,首先要通過預置數端口,用輸出指令將要訪問RAM存儲器的起始地址置入11位可預置加計數器中;以后每訪問一次讀/寫端口,執行一次讀/寫操作,計數器中的地址就自動加1,計數器輸出指向RAM的下一個存儲單元。這樣,簡單地執行I/O指令,就可以傳送一批數據。而下位的微處理器(DSP)采用的是存儲器訪問方式,它將IDT7132的2K空間映射自己的外存儲器中,實現對雙端口RAM的任意存儲單元的訪問。

在PC機和DSP對端口RAM訪問時,只要不是同時訪問同一個存儲單元,就允許兩個端口對片內任何單元同時進行獨立的讀/寫操作,而且互不干擾。但兩個端口訪問同一存儲單元,會造成同時寫或者一側讀一側寫的訪問沖突,因此應避免這一訪問沖突發生。由于片內邏輯促裁可根據兩偶片選或地址信號同時到達的差別(小到5ns),對后到達一側進行封鎖,并同時輸出一個BUSY(約25ns)的低電平脈沖信號,利用這一信號,便可解決訪問沖突問題。一般來說,標準的ISA總線周期為3個時鐘周期,若主板ISA總線時鐘為8MHz,則一個時鐘周期為125ns;若總線時鐘為6MHz,則一個時鐘周期為167ns,相應的16位總線周期時間分別為375ns和501ns。所以對于PC機來說,可以將BUSY信號接ISA總線的I/OCHRDY信號線,總線周期中會自動插入一個等待周期(最多可達10個時鐘周期),直至BUSY信號拉高;同樣,對于DSP,BUSY信號接DSP芯片的READY信號線,系統總線也會自動插入等待周期,從而避免了PC—DSP對雙端口RAM的共享沖突。

無論是PC機還是DSP,傳送數據后都需要通知對方及時提取數據,以免后面數據對前面數據覆蓋,這就需要協調PC—DSP間的數據交換。通過中斷控制器可實現數據交換過程中兩個CPU之間相互中斷。對于PC機寫RAM操作完成之后,PC機通過端口1將中斷控制器2(DSP中斷控制器)置位,DSP響應中斷后進入中斷服務程序。在子程序中,DSP可以通過端口4將中斷控制器2復位。同理,DSP也可向PC機發中斷,PC機響應中斷后進入斷服務程序。

2.3器件選擇和輸入方法

選擇可編程邏輯器件型號時,應注意到ISP模塊電路總共使用I/O管腳數目為52個,大約需要10~20個GLB單元。所以選用ispLSI1032E-100LJ84芯片來實現ISP模塊電路,它的集成度達到6000門,具有64個I/O引腳,寄存器超過96個,32個GLB單元,系統速度為100MHz,從資源和速度上能夠滿足該多軸運動控制卡的需求。同一芯片內的門電路、觸發器、三態門等參數特性完全一樣,抗干擾性能比原來分立器件構成的電路也有極大的提高,完全可能實現全數字的I/O電路。

使用Lattice公司提供的數字系統設計軟件ispEXPERT,邏輯設計可以采用原理圖、硬件描述語言(HDL)以及兩者混合采用三種方法輸入。本設計采用ABEL—HDL語言輸入和編寫測試向量,并且使用自己開發的編程板完成對器件的編程和下載。

2.4主時序設計

以PC機為例,訪問雙端口RAM分以下兩步完成:

第一步是向PC機I/O端口中的數據端口送數據D0~D12,D0~D10(訪問RAM的起始地址)送至計數器,D11作為可預置計數器的LOAD信號;當D11為1時,計數器裝入預置數。D12作為讀寫控制位,D12為1時,PC機對RAM寫操作;為0時,對RAM讀操作。

第二步是通過PC機ISA總線的I/O端口讀寫RMA,每完成一次讀/寫,計數器輸出就指向下一個要訪問的RMA地址單元。時序如圖3所示。

3功能仿真

為了保證本系統設計的正確性,在對ISP器件下載以前,首先對系統進行功能仿真。功能仿真的輸入信號由ABEL-HDL編寫測試矢量給出。仍以PC機訪問雙端口RAM為例,系統的功能仿真波形圖如圖4所示。

由圖4可以看出,假定訪問RAM的0x006地址,在LOAD(D11)信號到來后,當IOW的上升沿到來時(見圖4中1所示),預置數(OA3OA2OA1OA0=0110,即十進制數6)寫入計數器。然后對雙端口RAM進行讀操作,PC讀信號(IOR)下降沿到來(見圖4中2所示),這時RAM的OEL端(數據輸出控制)為低電平(數據輸出有效),CEL端(RAM片選)為低電平(選中),RWL(RAM的讀寫控制)置高電平(讀有效),PC機讀取RAM中的數據;當IOR上升沿到來時(見圖4中3所示),計數器輸出地址加1(OA3OA2OA1OA0=0111,即7),指向下一RAM地址。在預置數重新寫入計數器后(見圖4中4所示),對雙端口RAM進行寫操作。PC寫信號(IOW)上升沿到來,OEL端置高電平,CEL端置低電平,RWL置低電平(見圖4中5所示),PC機將數據寫入雙端口RAM中,計數器輸出地址自動加1。同理,DSP訪問雙端口RAM也可實現。